找回密碼註冊
作者: sxs112.tw
查看: 6146
回復: 0

文章標籤:

文章分享:

+ MORE精選文章:

+ MORE活動推薦:

SUP-01 玩家開箱體驗分享活動

SUP-01緊湊佈局,“直”而強大(Compact Power, Redefined Layout) ...

Micron Crucial T705 Gen5 SSD 玩家開箱體

挑戰極限 再創顛峰無懼的速度正等著您 我們最快的變得更快了無懼的速 ...

A3-mATX 玩家開箱體驗分享活動

[*]簡約時尚設計 26.3L 微型機箱 [*]側板和頂板採用鋼網設計 [*]可 ...

PURE WINGS 3 玩家開箱體驗分享活動

PURE WINGS 3卓越效能,安靜散熱 Pure Wings 3 是 be quiet! 的主流 ...

打印 上一主題 下一主題

[處理器/主機板] 意法半導體與Soitec合作開發 新一代CMOS影像感測技術

[複製鏈接]| 回復
跳轉到指定樓層
1#
sxs112.tw 發表於 2009-5-14 23:21:40 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
意法半導體和Soitec合作,將背光(BSI)產品製造技術導入行動消費電子市場
logo_st.gif

台北訊,2009年5月14日—全球半導體產業及CMOS影像技術領導廠商意法半導體(紐約證券交易所代碼:STM),與全球工程基板領導供應商Soitec(歐洲證券交易所代碼:SOI),宣佈雙方共同簽署一項獨家合作協議。根據此協議,兩家公司將合作開發300微米晶圓級背光(BSI,Backside-illumination)技術,為消費性電子產品打造新一代影像感測器。
隨著先進影像感測技術解析度的不斷提升,以及市場對縮減相機模組整體尺寸的迫切需求,尤其是消費性電子市場,廠商急需開發單位畫素尺寸更小,同時還能保持畫素靈敏度及高畫質的影像技術。而背光技術將是新一代影像感測器開發過程中的關鍵要素。
兩家公司此次簽署的合作內容包括:Soitec授權意法半導體在300微米晶圓上,使用Smart Stacking™接合技術製造背光感測器。該技術由Soitec公司的Tracit事業部門,運用分子接合技術和機械與化學薄化技術開發而成。意法半導體將運用此技術及本身的先進65奈米以下衍生性CMOS製程技術,開發新一代影像感測器,並在位於法國南部Crolles的300微米晶圓製造廠生產。結合意法半導體先進的晶圓製造能力,Smart Stacking技術將有助於意法半導體加強在高性能行動消費性電子影像感測器開發與供應的市場領導地位。
意法半導體事業群副總裁暨影像產品部總經理Eric Aussedat表示:「對尖端影像感測器開發而言,背光技術是小畫素、高畫質競賽的致勝關鍵。透過與Soitec的合作,意法半導體能快速地將Smart Stacking技術快速部署至其相機相關產品中。此項協議將加速先進及具成本優勢影像感測製程的發展,並進一步鞏固格勒諾布爾(Grenoble)地區為全球CMOS先進影像感測技術領導中心的地位。」
Soitec董事長暨總裁André-Jacques Auberton-Hervé表示:「我們非常高興意法半導體選用我們的Smart Stacking技術,來開發其背光產品。由我們的Tracit事業部所開發的這項技術,將能支援任何涉及工程基板及3D整合先進製程技術的快速部署。同時,我們也非常高興能夠為意法半導體以客戶利益為導向的創新承諾,盡一份心力。」

關於意法半導體

您需要登錄後才可以回帖 登錄 | 註冊 |

本版積分規則

小黑屋|手機版|無圖浏覽|網站地圖|XFastest  

GMT+8, 2024-6-8 04:54 , Processed in 0.110378 second(s), 67 queries .

專業網站主機規劃 威利 100HUB.COM

© 2001-2018

快速回復 返回頂部 返回列表