找回密碼註冊
作者: sxs112.tw
查看: 6270
回復: 0

文章分享:

+ MORE精選文章:

+ MORE活動推薦:

Uniface RGB機殼 玩家體驗分享活動

性能即是一切 與 Uniface RGB 中塔機箱探索效益和性能的完美平衡, ...

T5 EVO 移動固態硬碟 玩家體驗分享活動

自信無懼 生活帶著你遨遊四方。高性能的 T5 EVO 在工作、創作、學習 ...

ZOTAC 40 SUPER顯示卡 玩家開箱體驗活動 --

頭獎 dwi0342 https://www.xfastest.com/thread-286366-1-1.html ...

FSP VITA GM 玩家開箱體驗分享活動

[*]符合最新 Intel ® ATX 3.1電源設計規範 [*]遵從 ATX 3.1 推薦 ...

打印 上一主題 下一主題

[處理器 主機板] Intel Tiger Lake CPU架構–可能出現類似HEDT的10nm快取重新設計

[複製鏈接]| 回復
跳轉到指定樓層
1#
sxs112.tw 發表於 2019-12-2 00:27:13 | 只看該作者 |只看大圖 回帖獎勵 |倒序瀏覽 |閱讀模式
早在Intel發布Skylake架構時,Intel便開始在HEDT系列中重新平衡其CPU的快取架構。根據Geekbench的說法即將到來的10nm Tiger Lake行動CPU可能會進行類似的快取重新設計。
Intel-10nm-Ice-Lake-Processors.jpg

假設Intel在發布HEDT Skylake-X CPU之前採取了類似的措施,那麼Intel可能會繼續向Tiger Lake發展。在Skylake-X的情況下Intel減少了L3快取的容量,而增加了低延遲的L2快取,但是對於Tiger Lake-Y而言,Intel可能會在L1,L2和L3的每個快取中進行改進。以前行動和桌上型CPU共享相同的快取架構,但是通過重新設計,Intel可以提高行動CPU的效率。
TDH9oYPwOqZBXYC9.jpg

查看Geekbench的報告,所討論的系統正在執行Tiger-Y-Y CPU,擁有四個核心和八個線程。該晶片擁有顯著改變的快取,每個核心擁有1,280KB(1.25MB)的大型L2快取,從而使L2快取總數達到了5,120KB(5MB)。L2高速快取的數量比其前身提高了400%。隨著L2高速快取的顯著增加,Intel的展示CPU擁有50%的L3高速快取大小,總共增加了12MB。

至於L1快取,Intel將L1指令快取的大小提高到48KB,儘管L1數據快取保持在32KB。經過測試的CPU似乎可以克服現有Skylake-X CPU所需的權衡;L2高速快取的增加並不以L3高速快取的減少為代價,因此整體性能得以提高。Tiger Lake有望做出的其他改進包括導入PCIe 4.0(該功能目前僅適用於AMD的X570和TRX40平台)以及多達96個EU的Intel Xe iGPU。

預計Tiger Lake CPU系列將在2020年至2021年的某個時間投放於市場,但Intel的10 nm製程在全面生產之前還有一段路要走。Tiger Lake將成為Intel第一代10nm Ice Lake的繼任者,並將作為Intel Process-Architecture-Optimization中由Intel(10nm ++)構建的第三代10nm版本的最優化步驟而形成。

消息來源

您需要登錄後才可以回帖 登錄 | 註冊 |

本版積分規則

小黑屋|手機版|無圖浏覽|網站地圖|XFastest  

GMT+8, 2024-4-23 14:38 , Processed in 0.082914 second(s), 33 queries .

專業網站主機規劃 威利 100HUB.COM

© 2001-2018

快速回復 返回頂部 返回列表