請選擇 進入手機版 | 繼續訪問電腦版
找回密碼註冊
作者: bankerju
查看: 4369
回復: 0

文章標籤:

文章分享:

+ MORE精選文章:

+ MORE活動推薦:

Micron Crucial PRO D5 6000超頻版 玩家開

解放封印 極限超頻駕馭低延遊電競記憶體的力量Crucial DDR5 Pro 記憶 ...

ASRock 玩家體驗會--會後分享得獎公告

B760M PG Riptide 得獎玩家: hyper5_ae900 https://www.xfastes ...

極致效能 為遊戲而生 990 PRO 4TB 超大容量

全新設計三星內部控制器的 NVMe 固態硬碟高達 7,450 / 6,900 MB/s 的 ...

ZOTAC 40 SUPER顯示卡 玩家開箱體驗活動

SUPER 疾速、SUPER 強悍GEFORCE RTX 40 SUPER 系列 NVIDIA Ada Lovela ...

NEC發表40奈米DRAM混載系統LSI製程技術

[複製鏈接]| 回復
bankerju 發表於 2008-1-3 00:08:31 | 顯示全部樓層 |閱讀模式
NEC電子日前完成開發2種線寬40奈米的DRAM混載系統LSI製程技術,使用該製程可以生產最大可整合256Mb DRAM的系統LSI。此次NEC電子推出一種低功耗的UX8GD製程,可使邏輯部份的處理速度最快達800MHz;另一種為低漏電流的UX8LD製程,它的功耗約為內嵌同等容量SRAM的1/3左右。

UX8GD和UX8LD是在線寬從55nm縮小至40nm的CMOS製程技術的基礎上,結合NEC電子原有的eDRAM混載製程技術而成,將DRAM的單元面積縮小至0.06μm2,約為55nm製程產品的1/2,因此在搭載同等容量的記憶體時,晶片面積最大能縮小50%,進一步降低了產品成本。

新技術除了應用55nm DRAM混載LSI製程UX7LSeD中所採用的鉿(hafnium)閘極絕緣膜,還使用了鎳矽化物(nickel-silicide)閘電極、做為DRAM電容器使用的鋯氧化物(zirconium-oxide)高介電率(High-k)絕緣膜技術等,因此能夠降低通道部份的雜質濃度,同時減少寄生阻抗,有利於減少漏極與底板之間的漏電流,並且長時間保持數據減少電晶體性能偏差,實現邏輯/記憶體部份高速化等,有助於用戶輕鬆設計高性能設備。

此項技術的運用,有助於用戶在設計數位相機、相機、遊戲機等對低功耗、小型化,薄型化要求較高的數位AV設備以及手持設備時,能更輕鬆的增加功能。

NEC電子從0.18微米產品時代就開始生產DRAM混載LSI產品。2004年又針對遊戲機、通訊設備等應用開始量產90nm製程的DRAM混載LSI產品。2007年秋季NEC電子推出使用55nm製程開發的DRAM混載LSI樣品,並計劃於2008年開始量產。新技術不僅在原有55nm製程的基礎上實現了低耗電,並透過將線寬減少至40nm,進行最佳化處理,同時具備了提高晶片整合度和降低功耗的雙重優勢。
您需要登錄後才可以回帖 登錄 | 註冊 |

本版積分規則

小黑屋|手機版|無圖浏覽|網站地圖|XFastest  

GMT+8, 2024-3-29 18:13 , Processed in 0.119268 second(s), 66 queries .

專業網站主機規劃 威利 100HUB.COM

© 2001-2018

快速回復 返回頂部 返回列表